Workflow
RDL interposer technology
icon
搜索文档
MRVL's Modular Packaging Tech: Can it Transform AI Accelerators?
ZACKS· 2025-07-11 01:26
技术进展 - 公司采用5nm和3nm先进CMOS技术,并正向2nm及以下节点迁移,引入全环绕栅极晶体管和背面供电等创新技术[1] - 通过Chip-on-Wafer-on-Substrate和集成扇出封装技术开发复杂2.5D、3D及3.5D高性能计算专用集成电路[1] - 采用模块化重分布层中介板技术替代传统硅中介板,支持2.8倍于单芯片尺寸的多芯片AI加速方案,集成四组HBM3/3E堆栈和六层RDL[2][3] 技术优势 - RDL中介板技术缩短芯片间连接距离,降低延迟并提升能效,模块化设计支持缺陷芯片替换从而降低成本并提高良率[3] - 该技术兼容HBM3/3E和XPU类芯片,预计将适配下一代HBM4[3] - 技术特性吸引超大规模数据中心采用,契合数据中心基础设施投资快速增长趋势[4] 市场前景 - 预计2028年数据中心半导体总市场规模达940亿美元,其中定制计算业务规模将达554亿美元,2023-2028年复合增长率53%[4][10] 竞争格局 - 博通3.5D XDSiP封装平台专为AI加速器定制XPU优化,2025财年Q1半导体部门收入同比增长11%[5] - AMD通过半定制SoC和Instinct加速器布局数据中心市场,其Alveo自适应加速卡用于提升计算密集型应用性能[6] - 公司2.5D封装平台和RDL中介板技术有望在竞争中取得领先[7] 财务表现 - 公司股价年内下跌34.5%,同期半导体行业指数上涨15%[8] - 远期市销率7.02倍,低于行业平均8.72倍[12] - 2026财年及2027财年盈利预期同比增速分别为77.7%和27.73%,近七日盈利预测获上调[13] - 当前季度至2027财年盈利预测呈现逐期上调趋势[15]