台积电CoWoS封装技术崛起 - 人工智能热潮推动GPU需求激增,台积电CoWoS封装技术成为关键支撑力量,英伟达CEO黄仁勋表示在CoWoS领域"别无选择"[1] - 台积电凭借CoWoS技术超越日月光成为全球最大封测厂商,并持续扩张产能[1] - 英伟达Blackwell系列产品将主要采用CoWoS-L封装,替代部分CoWoS-S产能,因B100/B200 GPU需10TB/s互连带宽[3] CoWoS技术演进与瓶颈 - 芯片尺寸增大至80x84毫米导致12英寸晶圆仅能容纳4颗芯片,超大封装面临基板尺寸(100x100mm至120x120mm)和散热挑战[4] - 助焊剂残留问题影响CoWoS良率,台积电正测试无助焊剂键合技术,预计2024年底完成评估[5] - 中介层尺寸计划从2023年80x80mm(3.3倍光罩)扩展至2026年5.5倍光罩,2027年推出9.5倍光罩版本[8] 下一代封装技术布局 - 台积电开发SoW-X技术,性能较CoWoS提升40倍,模拟完整服务器机架功能,计划2027年量产[8] - CoPoS技术将圆形晶圆改为310x310mm矩形面板,芯片容量提升数倍,计划2029年量产,英伟达或为首个客户[9][10] - CoPoS采用玻璃中介层替代硅,具有更高成本效益和热稳定性,TGV技术实现更低功耗和更高带宽密度[12] 技术路线对比 - FOPLP无需中介层,适合中端ASIC;CoPoS保留中介层,更适合高端AI/HPC系统[11] - 玻璃芯基板在互连密度、信号布线和热膨胀系数等方面优于传统有机基板[12] - 方形封装工艺需解决翘曲、均匀度和RDL线宽缩小至1µm等技术难题[14]
台积电,颠覆传统中介层