Workflow
OpenLane 2
icon
搜索文档
开源芯片项目重生:Tiny Tapeout回来了
半导体行业观察· 2025-08-28 09:14
开源EDA工具发展 - FOSSi基金会推出LibreLane作为OpenLane EDA工具流的彻底重新设计版本 实现高度可定制且可重复的ASIC流程[3] - LibreLane默认Classic流程几乎完美复制OpenLane 支持完全相同配置文件 同时允许编写完全自定义高级数据流[3] - 工具使用基于Python的基础架构 提供文档齐全的API 方便用户创建自定义流程[4] 技术架构创新 - 核心理念是明确表示设计当前状态 将设计状态定义为存储各种文件路径和指标的不可变对象 可完全序列化为JSON便于追溯[4] - EDA任务步骤建模为接收状态并输出新状态的函数 使步骤高度可重复 支持多线程并行探索多种配置[5] - Config模块通过Tcl/JSON/YAML文件及Python字典配置流程 处理验证和类型检查 解决OpenLane因无效输入变量崩溃的问题[6] 商业化与应用生态 - 工具支持集成其他商业工具 如Synopsys Design Compiler和PrimeTime 可从设计中榨取略高性能[6] - Tiny Tapeout使用基于LibreLane的定制流程实现Tiny Tapeout 3.5顶层多路复用器 作为后续数字项目的ASIC实现后端[7] - ChipFoundry同意从其ChipCreate CC2509交换平台开始采用LibreLane作为主要流程 延续OpenLane推动开源EDA商业化的传统[7]