Workflow
开放芯粒生态系统
icon
搜索文档
发布最强RISC-V CPU,Jim Keller率Tenstorrent发力中国市场
半导体芯闻· 2025-12-11 18:11
文章核心观点 - 芯片设计传奇人物Jim Keller领导的Tenstorrent公司,发布了高性能RISC-V CPU TT-Ascalon,并宣布正式进入中国市场,旨在通过开源架构和全栈解决方案推动人工智能与芯片成本下降,挑战现有市场格局 [3][4][6] Tenstorrent公司及其使命 - 公司使命是让人工智能和硅片变得便宜很多,采用开源RISC-V架构以避免授权费并可自由修改 [6] - 提供全栈解决方案,包括RISC-V CPU、Tensix AI处理器、子系统IP、开放的AI软件栈、处理器架构参考设计以及编译器工具链 [6] - 通过“创新授权”计划,允许合作伙伴基于其技术构建差异化且自主可控的解决方案 [10] 高性能RISC-V CPU:TT-Ascalon - Ascalon性能超越市场上任何现有RISC-V CPU,在高端处理器中处于领先行列 [9] - 经SPEC CPU基准测试验证,单核性能达到22 SPECint® 2006/GHz、>2.3 SPECint® 2017/GHz和>3.6 SPECfp® 2017/GHz [9] - 在三星SF4X工艺节点下可实现>2.5 GHz主频,展现了强大的设计和在先进工艺节点上的可扩展性 [9] - 已全面支持GCC、LLVM和Qemu工具链并完成上游合入,确保符合RVA23规范的软件可无缝运行 [9] - 不仅是一个CPU,Tenstorrent提供的是CPU、GPU、内存和存储的组合,是一个整体解决方案 [10] - 专为先进计算设计,具备完整的出口合规性和全球可用性,公司视满足中国客户需求为优先事项 [11] 生态建设与合作 - RISC-V过去发展未达预期,需要软件和生态配合以实现真正落地 [13][15] - Tenstorrent组建了极具竞争力的软件团队,在工具链、驱动程序上投入研发,未来还将投入大量资金改进编译器技术 [15] - CoreLab是Tenstorrent RISC-V生态在中国的主要合作伙伴,双方合作开发高性能内核及基于Ascalon SoC的开发板Atlantis [15] - 公司主导了开放芯粒生态系统,并与CoreLab打造OpenCSS方案,旨在以更合理的成本加速开发者开发,共同丰富开放生态 [16] - 公司的IP组合支持定制化,芯片设计已验证可靠,可扩展从中低端到高性能的众多型号,在商业模式上进行了重大创新 [17][18] 目标市场与产品战略 - 作为初创公司,Tenstorrent明确锁定需要高单次租金表现、无供应商锁定且无软件锁定的目标市场 [20] - 主攻方向选定为机器人、汽车和主权计算市场 [20] - 针对机器人和汽车需求,推出了以Ascalon为基础的高性能IP产品Alexandria,集成了功能安全、锁步能力等特性,可支持ADAS、IVI和中央计算功能 [20] 行业专家观点 - CoreLab董事长吴雄昂指出,Arm当年的成功得益于其相对开放且成本可控的特性,敢于尝试的创新者能带动整个生态快速迭代 [13] - 吴雄昂认为,Jim Keller作为顶尖技术领导者愿意尝试新架构,成功率自然高 [14] - 吴雄昂表示,如果没有AI的爆发,RISC-V根本不会有现在的机会,并坚信五年后人工智能的芯片生态将截然不同,开放的RISC-V将大放异彩 [21]