Workflow
EDA/IP
icon
搜索文档
联手国产EDA,本土RISC-V的最优解
半导体芯闻· 2025-07-31 18:23
地缘政治与技术压制 - 美国出口管制持续遏制中国在AI、高性能计算、先进制造及EDA/IP领域的技术进展[1] - EDA/IP与AI芯片、航空发动机并列成为国家战略级压制领域[1] RISC-V架构的战略价值 - RISC-V凭借开源、灵活特性覆盖从通用计算到专用领域全场景需求[3] - 成为国产智算生态突破方向 实现从"拼制程"到"拼架构"的转型[3] - 架构自主性延伸至操作系统适配、编译器优化等完整软件生态[3] - 摆脱x86历史包袱与ARM授权限制 实现指令集到芯片设计完全自主可控[3] EDA/IP国产化进程 - EDA与IP是中国科技自主化核心战略 自主可控需求迫切[3] - 国产EDA与RISC-V结合是突破AI芯片制裁的最优解[3] - 本土EDA企业更贴近本土芯片企业需求 支撑验证效率与性能提升[6] 合见工软技术支撑 - 提供自主可控数字EDA验证工具、IP及系统级工具支撑RISC-V开发[4] - 全场景硬件验证系统UVHS实现16核大系统软硬件协同实测验证[8] - 在玄铁32核处理器系统验证中提升开发效率[8] - 支持最大160片VU19P FPGA级联 满足百亿逻辑门规模验证需求[12] - 新一代UVHS-2系统可级联高达192片AMD Versal™ Premium VP1902 Adaptive SOC[10] 技术突破与生态合作 - DeepSeek大模型降低AI算力需求 推动RISC-V成为AI算力底座[5] - 与香山、玄铁、赛昉等头部RISC-V企业深度合作[8] - 混合虚拟原型方案支持模型与硬件间灵活切换 加速产品上市[11] - 推动验证工具接口标准化 建设系统级解决方案[11] RISC-V应用扩展 - 从物联网、嵌入式扩展至AI、智能汽车、数据中心等高性能领域[3] - 在多核架构演进中面临芯片验证与软硬件协同挑战[4] - 需应对性能优化、兼容性及功能验证可靠性问题[9]