Workflow
晶圆级2.5D/3D异构集成技术
icon
搜索文档
势银观察 | 晶圆级封装向面板级封装过渡的产业化挑战
势银芯链· 2025-09-16 11:02
晶圆级2.5D/3D封装技术现状 - 晶圆级2.5D/3D异构集成技术商业化应用愈发普及,芯片高集成化和尺寸小型化是主要目标 [2] - 2.5D CoWoS封装尺寸持续迭代扩大,中介层已从标准尺寸扩展至4倍掩膜尺寸,达到68mm*68mm [2] - 未来两年内,2.5D封装中介层尺寸预计将突破120mm*120mm [2] - 对于300mm晶圆载板,2.5D中道制造工艺和封装产出效率将受到限制 [2] 面板级封装技术优势与发展阶段 - 面板级封装具备更大的有效封装面积,其产出效率比晶圆级封装高3至7倍,正作为下一代封装技术崭露头角 [2] - 面板级封装技术发展分为三个阶段:第一阶段是分立器件、功率SiP已有产品率先导入PLP技术 [3] - 第二阶段是数模混合多芯片封装导入PLP技术,集中于消费电子和物联网产品 [3] - 最终阶段是存算一体芯片导入PLP技术,目前仍处于技术规模和样品开发阶段 [3] - 存算一体面板级封装技术的导入预计将在3至5年后铺开,标志着其与晶圆级2.5D/3D封装技术正式展开竞争 [3] 面板级封装面临的挑战 - 工艺层面挑战包括:大尺寸化带来芯片放置或键合过程中的位移量控制难度、细线宽线距制作难度、应力与翘曲的控制精度远高于晶圆级封装 [6] - 产业生态层面挑战包括:搭建新设备及材料供应链、工艺及产线需要巨大投资,尤其在高阶存算一体芯片领域 [6] - 早期面临FOPLP需求不饱满、客户导入信任度的不确定性以及欠缺面板尺寸标准化方案等问题 [6] - 设备及材料供应链难以开发标准化产品,因封装材料在不同规格承载板上呈现差异化特性,需定制化开发 [6] 行业会议与前沿技术焦点 - 行业计划举办异质异构集成年会,主题为聚焦异质异构技术前沿,共赴先进封装芯征程 [7] - 会议核心议题包括多材料异质异构集成、光电融合、三维异构集成、光电共封装、晶圆级键合、晶圆级光学、半导体材料与装备、TGV及FOPLP等前沿先进封装技术 [7] - 会议旨在推动技术创新与产业应用深度融合,助力打造先进电子信息产业高地 [7]