PCIe 7.0

搜索文档
PCIe,进入光时代
半导体芯闻· 2025-06-30 18:07
PCIe 7.0技术规范 - PCIe 7.0于2025年6月11日正式发布并上市,主要面向人工智能/机器学习、800G以太网、云计算和量子计算等数据驱动型应用[1] - 技术特点包括:数据速率达128GT/s,16通道配置中双向速率高达512GB/s,采用PAM4信号调制和基于Flit的编码,并提升功率效率[1] - 该规范保持与历代PCIe技术的向后兼容性,延续每三年I/O带宽翻倍的传统[1] 技术开发背景 - PCIe 7.0的开发周期遵循"三年制定规范、三年实现创新、三年反馈改进"的节奏,时钟频率翻倍的工程挑战导致需三年流片验证[4] - 主要驱动力来自超大规模数据中心、HPC及AI数据密集型市场的带宽需求,同时支持军事/航空航天和汽车领域应用[4] 行业应用拓展 - PCI-SIG自2022年起重点布局汽车领域,预计汽车行业将因性能需求加速转向PCIe技术[5] - 同步推出业界首个标准化"光学感知重定时器"解决方案,通过光纤实现PCIe技术迁移,覆盖PCIe 6.0/7.0规范[5] 市场推进计划 - 目前PCIe 6.0合规性测试仍在进行,目标2025年底形成集成商名单以推动PCIe 7.0普及[6] - PCIe 8.0规范已进入制定阶段[6]
PCIe 7.0 演示:1 米处,128 GT/s
半导体行业观察· 2025-06-01 08:46
PCIe 7.0技术进展 - PCIe 7.0支持128 GT/s传输速率,通过x16连接实现双向512GB/s的传输速率 [4][9] - PCIe 7.0规范目前处于最终草案版本0.9,预计今年发布1.0版本 [3][4] - PCIe 7.0初期将主要应用于云计算、800G以太网和人工智能领域,而非PC市场 [5] Molex Genesis连接器解决方案 - Genesis采用SFF TA-1040连接器,支持不同配置和线缆长度,突破传统PCB走线限制 [1] - 信号完整性仿真显示,Genesis在32GHz频率下,插入损耗从250毫米处的-3.4 dB到1000毫米处的-9.2 dB,串扰水平保持较低 [2] - Genesis采用29 AWG低损耗微波同轴电缆,支持长达1000毫米的线缆长度且不影响信号完整性 [2] Genesis产品路线图 - x8连接器计划于2025年5月推出,支持74个引脚;x16型号计划于2025年7月推出,支持124个引脚;x20版本未来推出,支持148个引脚 [3] - 连接器提供多种方向选项(直角、斜角出口、垂直出口),宽度随通道数变化(x8为28毫米,x16为47毫米,x20为57毫米) [3] - 连接器高度为8.7毫米,深度为13.2毫米,适用于密集系统设计 [3] PCIe技术发展现状 - PCIe 6.0于2022年1月获批,但尚未在PC硬件中广泛应用,如英特尔Arrow Lake仍支持PCIe 5.0 [6] - PCIe数据速率约每三年翻一番,从PCIe 6.0的64 GT/s提升至PCIe 7.0的128 GT/s [4] - PCIe 7.0采用PAM4信号调制技术,注重能源效率、低延迟和高可靠性 [9]