Chiplet
搜索文档
大基金减持中芯国际与华虹公司:产业周期、政策逻辑与市场博弈的多重映射
金融界· 2025-05-09 16:21
减持规模与市场反应 - 中芯国际大基金旗下鑫芯香港一季度减持6597 72万股 占流通股比例显著下降 尽管一季度净利润同比大增166 5%至13 56亿元 但市场对Q2收入环比下降4%-6% 毛利率缩窄至18%-20%的指引反应敏感 港股当日一度跌超10% [1] - 华虹公司鑫芯香港减持633 3万股 叠加中国国有企业结构调整基金二期减持1237 96万股 合计减持近2000万股 公司一季度营收增长18 66% 但净利润暴跌89 73%至2276万元 Q2毛利率预计进一步降至7%-9% 股价单日跌幅达9 33% [1] 财务数据的矛盾信号 - 中芯国际净利润激增主要源于产能利用率提升至89 6%及产品组合优化 但Q2收入下滑预期反映行业周期压力 厂务维修突发状况和设备验证导致良率波动 影响延续4-5个月 [2] - 华虹公司研发投入增加(同比+37 21%) 所得税抵免减少及汇兑损失是利润下滑主因 尽管产能爬坡符合预期 但成熟制程竞争加剧导致毛利率持续承压 [2] 减持动因:政策退潮与市场逻辑的交织 - 大基金一期(2014年成立)和二期(2019年成立)通常以5-10年为周期 中芯国际与华虹公司作为已实现技术突破和产能规模化的企业 减持符合"扶持—退出—再投资"的运作逻辑 华虹公司2023年回A上市后 大基金二期曾战略注资30亿元 当前减持或为转向更早期项目 [3] - 中芯国际当前市盈率(TTM)约35倍 高于全球晶圆代工龙头台积电(18倍) 大基金减持可能释放估值过高信号 华虹公司毛利率仅9 2% 显著低于中芯国际的22 5% 资本信心不足 [3] 行业竞争格局的重构 - 台积电、联电等加速成熟制程布局 叠加地缘政治导致的出口限制 国内代工厂价格战风险上升 台积电南京厂28nm产能扩产计划可能分流中芯国际客户 [4] - 美国对华半导体出口管制持续加码 中芯国际14nm以下先进制程设备采购受限 华虹公司专注的功率器件虽受影响较小 但全球车规芯片需求增速放缓 [4] 产业链传导效应 - 大基金减持可能影响市场对国产半导体设备和材料企业的信心 但长期看 大基金三期(注册资本3440亿元)或加大对设备、材料领域的投资 以弥补产业链短板 [5] - 中芯国际在智能手机、PC领域的收入占比超50% 华虹公司车规芯片占比约30% 若智能手机出货量预期下调(如2025年全球出货量预计同比下降5%) 两家公司Q2业绩压力将进一步凸显 [5] 市场情绪与资金流动 - 减持消息引发半导体板块集体下跌 华虹公司港股当日跌幅超11% 反映市场对资本退出的担忧 但长期看 若行业周期触底(SEMI预测2025年全球半导体设备支出同比下降12%) 估值修复机会或显现 [7] - 亚洲国家减持美元资产趋势(如中国4月外汇储备增加410亿美元)可能间接影响外资对中芯、华虹的配置 若美元持续走弱 人民币计价资产吸引力或上升 [7] 企业应对策略与未来展望 - 中芯国际计划2025年将28nm及以上成熟制程产能占比提升至70% 并通过异构集成技术(如Chiplet)弥补制程差距 加大与华为、比亚迪等本土客户合作 2025年一季度中国大陆客户收入占比已提升至68% [8] - 华虹公司依托55nm BCD工艺(用于汽车电子)和IGBT技术 深化与英飞凌、安森美等国际大厂合作 2025年无锡厂(华虹七厂)产能爬坡将释放12万片/月 通过优化供应链和加大研发(Q1研发投入4 77亿元 同比+37 21%)缓解毛利率压力 [9] 长期机遇 - 在大基金三期支持下 设备和材料环节的国产化率有望从当前20%提升至2027年的40% [11] - 新能源汽车、光伏等领域带动功率器件需求 华虹公司车规芯片收入占比或从2024年的28%提升至2026年的40% [11]
国产芯片公司,密集IPO!
是说芯语· 2025-05-02 09:17
半导体行业IPO动态 - 国内多家芯片公司近期公布IPO进展 包括紫光同创、沁恒微、思必驰、粤芯半导体、锐石创芯、芯耀辉等 [2] - 紫光同创已启动上市辅导备案 辅导机构为中信证券 专注于FPGA芯片及其配套EDA工具研发销售 [3] - 沁恒微已完成上市辅导工作 曾在2022年尝试IPO未成功 2024年9月重启辅导后8个月内完成 [6] - 思必驰重启IPO 此前科创板申请未通过 2024年初完成5亿元融资 聚焦"云+芯"战略 [9] - 粤芯半导体启动IPO辅导 广发证券担任辅导机构 专注12英寸模拟芯片制造 [11][12] - 锐石创芯已完成上市辅导备案 专注4G/5G射频前端芯片 注册地由深圳迁至重庆 [15][16] - 芯耀辉拟A股IPO 已完成辅导备案 国泰君安担任辅导机构 专注半导体IP研发 [17] 公司业务与技术 紫光同创 - 专业从事FPGA芯片及EDA工具研发销售 产品覆盖通信、工业控制、图像视频、消费电子等领域 [3] - FPGA芯片具有现场可编程性优势 用户可通过EDA软件配置功能 灵活性极高 [3] - FPGA适用于多协议接口灵活配置场景 可降低投资风险与沉没成本 在传统和新兴市场均有增长 [4] - 已完成多轮融资 间接控股股东新紫光集团控制55.27%股份 [5] 沁恒微 - 专注连接技术和微处理器内核研究 基于自研IP构建芯片 产品包括USB/蓝牙/以太网接口芯片和MCU [6] - 采用垂直专业化设计模式 从内核和接口IP构建芯片 形成长期边际成本优势 [7][8] 思必驰 - 专注对话式人工智能 提供"云+芯"一体化服务 覆盖智能终端和垂直行业领域 [9] - 拥有全链路智能语音语言技术 截至2024年底拥有近100项全球独创技术 已授权专利1597件 [10] 粤芯半导体 - 专注12英寸模拟芯片制造 是粤港澳大湾区首个量产的12英寸芯片生产平台 [12] - 三期项目总投资162.5亿元 采用180-90nm制程 达产后月产能8万片晶圆 年产值约40亿元 [12] 锐石创芯 - 专注4G/5G射频前端芯片、WiFiPA等产品研发 覆盖手机、物联网模块、路由器等领域 [16] - 已完成多轮融资 控股股东倪建兴合计持股19.35% [16] 芯耀辉 - 专注半导体IP研发与服务 提供一站式完整IP平台解决方案 [17] - 产品包括PCIe、Serdes、DDR、HBM等接口IP 覆盖前沿协议标准 [18] - 针对AI市场推出UCIe、HBM3E、112G SerDes等高速接口IP 应用于Chiplet和AI领域 [19] - UCIe IP支持32Gbps速率 传输距离达50mm HBM3E IP支持7.2Gbps速率 SerDes IP最高支持112Gbps [20][21] - 2024年实现从传统IP到IP2.0战略转型 提供端到端解决方案 [22] - 股权结构分散 无控股股东 [23]
硅芯科技推出三维堆叠芯片系统建模工具3Sheng_Zenith
半导体行业观察· 2025-04-30 08:44
硅芯科技3Sheng Integration Platform核心功能 - 自研三维堆叠芯片设计平台集成"系统-测试-综合-仿真-验证"五引擎合一,支持三维异构集成系统的敏捷开发与协同设计优化[2] - 独创性体现在统一数据底座架构,实现从系统级规划到物理实现的闭环设计流程[2] - 推出3Sheng_Zenith系统建模工具专门解决Chiplet和3D IC设计中的架构协同问题[9][10] 行业设计痛点与解决方案 - 当前三维异构集成芯片设计存在架构缺失问题,仿真验证后仍发现大量堆叠结构缺陷[5] - 传统设计缺乏支持IP划分、工艺选择、版图探索等要素的全流程协同工具[6] - 公司提出PPPAC新框架,强调架构到性能、设计到封装、签核到封装的三重协同[8] 系统级规划功能模块 SoC划分 - 将SoC设计切分为模块化Die,通过调整目标函数cost系数实现布局迭代优化[12] - 突破传统二维设计向三维延伸,降低SoC设计成本与良率风险[12] Chiplet建模 - 对划分后的Die进行独立建模,支持跨Die级别的信号/电源/功耗/时序分析[16] - 物理规划阶段即可评估各Chiplet制造成本[16] Floorplan设计 - 优化2.5D/3D集成电路中Chiplet布局,提供飞线/热力图等可视化工具[19] DFT规划 - 早期规划测试容错资源,解决Bump互连和TSV带来的稳定性风险[22] 互连设计优化技术 - 3D编辑支持多形态堆叠方式,可实时查看各Die重叠部分互连信息[26] - 接口连接性检查功能可识别凸点错位等物理逻辑不一致问题[29] - 预布线优化提供实时3D效果图,支持GDS文件生成[30] 系统早期分析能力 协同设计仿真 - 集成信号完整性(Isis)、电源完整性(Pyros)等五大分析工具组件[36][37] 布线鲁棒性检查 - 针对高带宽场景提取跨Die互连寄生参数,确保结构可靠性[41] 制造成本评估 - 覆盖晶圆成本/封装成本/键合成本等全流程成本模型[42][43] - 3Sheng_Arhi工具可实现性能指标与先进封装成本的动态平衡[44] 公司战略定位 - 专注2.5D/3D堆叠芯片EDA研发,填补国产芯片设计软件空白[49] - 技术路线聚焦更高性能/集成度/可靠性的芯片系统设计[49]
芯原股份(688521):25Q1营收高增 有望长期受益AIGC、自动驾驶、CHIPLET等新产业趋势
新浪财经· 2025-04-29 10:40
财务表现 - 25Q1实现营收3 90亿元 同比+22 49% [1] - 25Q1归母净利润-2 2亿元 毛利率39 06% 较24Q4的33 34%提升5 72个百分点 [1] - 25Q1研发费用3亿元 2024全年研发投入12 47亿元 [1] 营收结构 - 按下游领域划分 系统厂 互联网公司 云服务提供商 车企等客户营收占比37 3% 消费电子收入同比+103 81% 营收占比44 12% [3] - 按业务类型划分 芯片设计业务收入1 22亿元 同比+40 75% 其中28nm及以下工艺节点收入占比89 05% 14nm及以下占比63 14% [3] - 量产业务收入1 46亿元 同比+40 33% 半导体IP授权同比小幅下滑 [3] 技术布局 - AIGC领域 NPU IP应用于82家客户的142款芯片 覆盖服务器 汽车 平板电脑等终端 [3] - 数据中心领域 视频转码加速解决方案已应用于中国前5大互联网企业中的3家 [3] - 汽车电子领域 GPU IP ISP IP等获多家汽车芯片企业采用 覆盖座舱到自动驾驶 [3] - 智慧可穿戴领域 布局蓝牙耳机 智能手表 AR眼镜等产品线 [3] - 物联网领域 拓展22nm FD-SOI工艺的射频类IP [3] - Chiplet领域 从接口IP 芯片架构 先进封装等维度推进产业化 [3] 增长预期 - 预计2025-2027年收入分别为29 02亿元 35 12亿元 43 2亿元 [4] - 预计2025-2027年归母净利润分别为-3 85亿元 -1 89亿元 0 92亿元 [4]
芯原股份(688521):25Q1营收高增,有望长期受益AIGC、自动驾驶、Chiplet等新产业趋势
国投证券· 2025-04-28 23:25
报告公司投资评级 - 维持“增持 - A”投资评级 [3][5] 报告的核心观点 - 报告公司 25Q1 营收高增,有望长期受益 AIGC、自动驾驶、Chiplet 等新产业趋势 [1][2] - 报告公司作为领先的 IP 及芯片定制服务厂商,在云侧 AI、端侧 AI、自动驾驶、先进封装等领域具有 IP 及定制芯片先发优势,有望持续受益以 AIGC 为代表的新产业趋势 [3] 报告关键内容总结 财务数据 - 25Q1 实现营收 3.90 亿元,同比 +22.49%;归母净利润 -2.2 亿元,毛利率 39.06%,24Q4 为 33.34%;2024 年投入研发费 12.47 亿元,25Q1 研发费 3 亿元 [1] - 预计 2025 年 - 2027 年收入分别为 29.02 亿元、35.12 亿元、43.2 亿元,归母净利润分别为 -3.85 亿元、-1.89 亿元、0.92 亿元 [3] 营收结构 - 按下游领域划分,来自系统厂、互联网公司、云服务提供商、车企等营收占比 37.3%;消费电子收入同比 +103.81%,营收占比 44.12% [2] - 按业务类型划分,芯片设计业务收入 1.22 亿元,同比 +40.75%,其中 28nm 及以下工艺节点收入占比 89.05%,14nm 及以下工艺节点收入占比 63.14%;量产业务收入 1.46 亿元,同比 +40.33%;半导体 IP 授权同比小幅下滑 [2] 业务布局 - AIGC 领域,NPU IP 应用于 82 家客户 142 款芯片;数据中心领域,视频转码加速解决方案应用于中国前 5 名互联网企业中的 3 家 [2] - 汽车电子领域,在座舱到自动驾驶技术均有布局,GPU IP、ISP IP、畸变矫正处理器 IP、显示处理器 IP 获多家汽车芯片企业采用 [2] - 智慧可穿戴设备领域,布局蓝牙耳机、智能手表/手环、AI/AR 眼镜等;物联网领域,深化拓展 22nm FD - SOI 工艺的射频类 IP 布局 [2] - Chiplet 领域,从接口 IP、Chiplet 芯片架构、先进封装、面向 AIGC 和智慧出行的解决方案等方面入手,加速产业化进程 [2] 股价及市值 - 6 个月目标价 104.3 元,2025 年 4 月 28 日股价 90.40 元 [5] - 总市值 45,277.10 百万元,流通市值 45,108.63 百万元,总股本 500.85 百万股,流通股本 498.99 百万股 [5] 股价表现 - 1M、3M、12M 相对收益分别为 -10.1%、85.5%、176.1%,绝对收益分别为 -13.5%、84.5%、181.6% [6]
完整议程及报名名单 | 2025异质异构集成封装产业大会(HIPC 2025)
势银芯链· 2025-04-28 13:06
会议概况 - 2025势银异质异构集成封装产业大会将于4月29日在浙江宁波甬江实验室举办 由势银(TrendBank)主办 甬江实验室联合主办 宁波电子行业协会支持 [1][19] - 会议地点为甬江实验室A区·1F星璨报告厅 包含专题论坛、中试线参观及午餐等活动 [8][9][19] - 报名费用分两档:3月21日前600元/人 3月22日后800元/人 含会议资料及自助午餐 [18] 会议议程 上午议程(09:00-12:00) - 09:00-09:10举行异构集成研究中心成立仪式及主办方致辞 [7] - 09:20-09:40甬江实验室钟飞分享混合键合在异构集成先进封装中的应用 [7] - 09:40-10:00深圳市比昂芯科技吴晨探讨Chiplet EDA全流程设计及验证 [7] - 10:00-10:20珠海硅芯科技赵毅分析2.5D/3D先进封装EDA平台创新模式 [7] - 10:40-11:00上海微技术工业研究院探讨硅基光芯片制造工艺挑战 [7] - 11:00-11:20前三星半导体蒲菠讲解AI时代Chiplet互连设计优化 [8] - 11:20-11:40奇异摩尔徐健讨论AI算力时代的先进封装技术 [8] - 11:40-12:00上海图灵智算量子科技金贤敏解析光子芯片技术演进与生态 [8] 下午议程(13:30-17:00) - 13:30-13:50甬江实验室万青讲解大尺寸晶圆临时键合技术 [10] - 13:50-14:10杭州长川科技钟锋浩分析Chiplet异构集成对测试技术的挑战 [10] - 14:10-14:30齐力半导体谢建友探讨先进封装在AI智算芯片的发展路径 [10] - 14:30-14:50宁波泰睿思微电子舒耀明介绍泰睿晟先进封装技术布局 [10] - 14:50-15:10江苏中科智芯吕书臣分享三维系统集成与晶圆级扇出型封装进展 [10] - 15:30-15:50三叠纪科技张继华讨论TGV技术及玻璃基异构集成机遇 [10] - 15:50-16:10青禾晶元半导体郭超解析光芯片异质集成衬底材料方案 [10] 参会机构与人员 - 覆盖产业链上下游企业 包括甬江实验室、上海微技术工业研究院、长川科技、奇异摩尔等研发机构及企业 [12][13][14][15][16][17] - 参会人员以技术高管为主 如研究中心主任、总经理、研发总监等 占比超60% [12][13][14][15][16][17] - 高校代表包括中山大学集成电路学院副院长、武汉理工大学电子系主任等学术专家 [13][16] 主办方信息 - 势银(TrendBank)定位为中国领先的产业研究与数据公司 提供数据、咨询及会议服务 [23][24] - 工商注册实体为宁波膜智信息科技有限公司 是唯一收款账户 [1] - 会议合作方包括威迈芯材、亚智科技等企业 [19]
HiPi联盟!多芯片集成,业界呼唤Chiplet设计工具!
半导体行业观察· 2025-04-28 09:48
核心观点 - Chiplet技术是未来算力系统的必由之路,预计到2030年3D异构集成的晶体管数量将达10000亿个,远超单片配置的2000亿个极限 [7] - Chiplet设计需要统一完备的设计工具支持,涵盖架构设计、物理实现、仿真验证等多环节,以解决性能、扩展性、成本和良率等挑战 [7][9] - 3DIC设计面临架构重构、多Die协同、跨工艺集成等复杂问题,传统EDA工具已无法满足需求,亟需专用Chiplet工具链 [15][20][24] 架构设计 - 3DIC架构设计需考虑x/y/z三维空间布局,工具需具备强大的多Die摆放、可视化与位置跟踪功能 [15] - 早期设计阶段需要快速验证thermal和功耗分布,要求工具支持高效数据传递和统一数据底座 [16][18] - 架构探索需支持电源网络分析、静态IR drop验证等功能,实现快速迭代优化 [18] 物理实现 - 3D物理实现需解决多Die联动问题,传统PPA优化需扩展为PPPAC(增加协同性) [20] - 分区(Partition)策略对设计质量影响显著,需基于全局布局进行协同优化,目前缺乏高效工具支持 [22][24] - 3D结构要素(TSV/Hybrid bonding)引入新的设计约束,需要专用工具处理其对核心逻辑区域的影响 [24] 仿真验证 - 系统级仿真需支持快速建模,理想情况应在一周内完成含数万互连凸点的系统模型搭建 [27] - 亟需多核并行计算方案提升仿真效率,GPU加速和超级计算机集群是潜在方向但尚未成熟 [29] - 多物理场仿真需在早期设计阶段介入,支持70-80%精度的功耗分布快速分析 [31] PV验证/签核 - 跨Die RC提取复杂度剧增,需处理TSV阵列、垂直走线等三维结构带来的寄生效应 [33][34] - STA分析需覆盖多工艺(P)、多电压(V)、多温度(T)场景,验证工作量呈指数级增长 [36][37] - Physical Verification需融合不同工艺PDK,验证跨Die结构的连接一致性和DRC规则 [39] 供电/功耗 - Chiplet系统功耗突破千瓦级,衍生热管理、热应力、电-热-机械耦合等复杂问题 [41] - 电源完整性分析需建模三维供电网络,解决多工艺节点带来的电学特性差异 [43] - 需开发功率建模标准和高电流密度老化模型,应对μBump/TSV等结构的IR drop挑战 [43] 标准/底座/生态 - 底座建模需支持多Netlist/多工艺共享,引入TSV/HB等3D连接关系建模 [43] - 参考TSMC主导的生态模式,头部企业正推动标准化设计流程和工具链整合 [44][47] - EDA工具需集成电源优化、热仿真等解决方案,降低中小公司采用Chiplet的技术门槛 [47] 商用工具现状 - 三大EDA厂商加速布局3DIC全流程工具,Synopsys通过并购Ansys快速整合多物理场签核能力 [48] - AI/ML技术被应用于空间探索、布线优化等环节,提升设计效率和自动化水平 [48]
复旦南通高新区制局基于FOPLP Chiplet产业生态发展合作交流会成功召开
势银芯链· 2025-04-25 14:56
行业活动与项目交流会 - 4月19日,南通高新区成功举行了Chiplet产业生态发展合作交流活动,活动由南通高新区管委会、制局半导体(南通)有限公司、复旦大学智能材料与未来能源创新学院联合举办[2] - 会议上,南通高新区相关领导解读了当地在集成电路领域的产业优势、人才资源及交通规划[5] - 复旦大学相关领导分享了该校在微电子材料与器件分析技术方向的产学研布局[6] Chiplet技术与产业趋势 - Chiplet先进封装技术是半导体制程微缩放缓后的必然发展路径,其拥有独立IP物理化带来的降本增效优势,以及可模块化异质异构集成特点,是提升芯片性能的关键技术解决方案[5] - 势银(TrendBank)在交流会上分享了《AI算力芯片驱动玻璃封装基板概念产业化》主题报告,从应用场景、市场趋势、技术发展、供应链成熟度等多维度进行解读[6] 制局半导体南通项目详情 - 制局半导体(南通)有限公司董事长付伟介绍了在南通高新区落地的先进封装模组制造项目,该项目总投资10.5亿元人民币[6] - 项目聚焦小芯片和异构集成技术,凭借高产出、低成本的FOPLP先进封装解决方案,致力于为客户提供Chiplet模组封测服务[6] - 项目将建设Chiplet模组制造工厂,提供算力、射频、PMIC模组的FOPLP整体解决方案,技术路线涵盖2.5D TSV/TGV产品、HD FOPLP产品以及基板上扇出桥接产品[6] - 项目FOPLP规格为基板尺寸510*515mm,线宽线距突破2/2μm[6] - 项目于2025年2月9日开工建设,预计2026年6月投产[6] 相关机构与活动 - “宁波膜智信息科技有限公司”为势银(TrendBank)唯一工商注册实体及收款账户[1] - 势银(TrendBank)提供产业研究、数据产品及咨询顾问服务[5] - 2025年4月29日,将在浙江宁波举行“2025势银异质异构集成封装产业大会”[5]
Arm发布《芯片新思维:人工智能时代的新根基》行业报告
半导体芯闻· 2025-04-24 18:39
半导体产业变革 - 半导体产业正经历前所未有的变革,摩尔定律渐趋极限,AI爆发式增长对计算架构带来全新机遇与挑战 [1] - 行业转向创新替代方案如定制芯片、计算子系统(CSS)和芯粒(chiplets),以持续提升性能与能效 [2] - AI工作负载需求增加使能效成为首要考量,芯片设计整合优化内存层次结构、先进封装技术和电源管理技术 [2] AI计算底层逻辑 - AI计算底层逻辑发生质变,从超大规模集成电路(VLSI)到移动SoC,再到AI优化定制芯片 [1][5] - 当前芯片技术发展集中在三个方向:高效计算优化、定制芯片广泛采用、CSS和芯粒技术崛起 [5] - 芯片设计从晶体管级优化到系统级封装异构设计,再到生态层级软件协同,重塑AI计算底层逻辑 [5] 定制芯片趋势 - 定制芯片成为满足多样化AI场景需求的重要解法,全球云服务提供商积极投资定制芯片 [5] - 2024年全球云服务器采购支出中定制芯片占近半数份额 [6] - 微软Azure Cobalt和Google Cloud Axion基于Arm Neoverse平台打造,应对数据中心复杂工作负载 [6] Chiplet技术 - Chiplet成为推动定制芯片普及的关键技术,通过模块化设计提升灵活性、良率和复用潜力 [7] - 系统拆分为芯粒并通过3D堆叠集成,带来设计灵活性、功能优化、良率提升和产品复用等机遇 [7] - Arm推动芯粒系统架构(CSA)标准化,确保不同供应商芯粒互操作性 [7] 算力与能效优化 - AI工作负载计算需求极大,能耗主要来自计算和数据传输,需全栈式优化路径 [7][10] - 从晶体管层到架构层、SoC设计、封装及数据中心软件层实现智能负载均衡 [10] - 行业需摆脱依赖算力堆砌的"蛮力式"发展路径,转向更高能效的芯片解决方案 [10] 芯片设计成功要素 - 芯片设计成功依赖IP提供商、晶圆代工厂与系统集成商紧密合作 [12] - 需实现计算、内存与电源传输的系统级优化,以及接口标准化支持模块化设计 [12] - 针对特定工作负载的专用架构和强大安全框架是关键 [12] Arm的行业角色 - Arm以SoC设计能力、标准化生态和开放式合作策略,为行业打造AI计算新根基 [13] - 从移动芯片到数据中心,Arm引领下一代AI计算架构演进 [14]
6月10日深圳!TrendForce集邦咨询半导体产业高层论坛启幕
TrendForce集邦· 2025-04-23 11:54
半导体产业现状与趋势 - 全球科技竞争与AI算力革命推动半导体产业重构,晶圆代工、先进封装、IC设计、存储器及第三代半导体成为关键领域 [1] - AI大模型驱动高性能芯片需求,晶圆代工厂商加速2nm/1nm先进制程竞争,成熟制程因消费电子需求低迷导致产能利用率波动 [1] - 晶圆代工竞争从产能扩张转向生态链整合,区域集聚效应显著 [1] AI与先进封装技术 - Chiplet和3D堆叠技术成为主流,厂商加速布局异构集成能力,但面临产能、成本及产业化协同发展瓶颈 [1] - IC设计公司全面拥抱AI,从云端训练芯片到边缘推理终端,架构创新持续涌现,封装、代工与设计环节协同趋势明显 [1] 存储器市场动态 - AI与数据中心爆发推动HBM、DDR5等高性能产品需求激增,企业级SSD市场随数字化转型扩容 [2] - 智能汽车、人形机器人催生差异化存储方案需求,但存储器价格受国际形势及消费电子需求影响剧烈波动 [2] 第三代半导体发展 - 碳化硅(SiC)在电动汽车、AI服务器电源领域突破,氮化镓(GaN)在消费快充、人形机器人关节驱动创新,产业从实验室走向规模化应用 [2] - 第三代半导体在AI算力背景下的战略价值或重塑功率半导体市场格局 [2] 半导体产业高层论坛信息 - 2025年6月10日TrendForce将在深圳举办半导体产业高层论坛,探讨产业现状与未来,提供前瞻性战略规划 [3][4] - 会议包含6+场嘉宾干货分享,覆盖AI关联领域趋势、IC设计、HBM供需、闪存市场、AI服务器及宽禁带半导体等议题 [5][6][15][16] - 参会者包括半导体与制造业、金融证券业、AI产业链等300+高层,正价票2888元,早鸟票2288元(截止5月31日) [8][19][20] 近期行业研究精选 - 2Q25存储器合约价涨幅因国际形势带动拉货潮预计扩大 [28] - 2025年中国市场人形机器人本体产值预计超45亿人民币 [30] - 2025年笔电品牌出货成长率下修至1.4% [32]